參賽編號
|
題目
|
參賽學生
|
指導老師
|
學校系所
|
評審結果
|
A4
|
1. Rectilinear Polygon Resizing
|
程益輝
曹博勛
|
張耀文
莊仁輝
|
交通大學
資訊科學所
|
特優
|
A25
|
6. Generalized L-Shaped Channel Router
|
何宗易
彭志洋
|
陳少傑
張耀文
|
台灣大學
電子所
|
特優
|
A6
|
3. Scan Chain Reorder
|
陳錫錦
施建中
廖宜忠
|
吳中浩
|
清華大學
資訊工程所
|
優等
|
A33
|
7. Chip Placement for Multiple Project
Wafer
|
吳孟臻
|
莊仁輝
|
交通大學
資訊科學所
|
優等
|
A14
|
4. Identification of the Nearly
Untestable Path Delay Faults
|
胡琦偉
張玉典
|
黃婷婷
吳中浩
|
清華大學
資訊工程所
|
佳作
|
A19
|
5. Two-Level Boolean Minimization
|
陳柏謙
|
張明峰
|
交通大學
資訊工程所
|
佳作
|
A31
|
6. Generalized L-Shaped Channel Router
|
傅志新
黃于容
|
陳美麗
|
中原大學
資訊工程所
|
佳作
|
A35
|
7. Chip Placement for Multiple Project
Wafer
|
張棋嵐
張育瑋
|
張耀文
|
台灣大學
電機工程系
|
佳作
|
A9
|
3. Scan Chain Reorder
|
彭文宏
劉時誌
林世傑
涂志魁
|
黃世旭
謝財明
|
中原大學
電子/資訊工程系所
|
入選
|
A10
|
3. Scan Chain Reorder
|
何嘉銘
李恆哲
|
朱家齊
|
長庚大學
電機系所
|
入選
|
A11
|
3. Scan Chain Reorder
|
林璟鴻
周志霖
|
王行健
|
中興大學
資訊科學所
|
入選
|
A15
|
4. Identification of the Nearly
Untestable Path Delay Faults
|
吳凱強
蔡志昇
黃盛智
|
林永隆
|
清華大學
資訊工程所
|
入選
|
A18
|
5. Two-Level Boolean Minimization
|
黃致銓
|
陳正
|
交通大學
資訊工程所
|
入選
|
A21
|
5. Two-Level Boolean Minimization
|
張世龍
楊仕任
|
鄭經華
林浩仁
|
大葉大學
資訊工程系
|
入選
|
A28
|
6. Generalized L-Shaped Channel Router
|
杜威廷
蘇有吉
陳銘堂
方弘吉
|
郭斯彥
張耀文
|
台灣大學
電機工程系
|
入選
|
A32
|
6. Generalized L-Shaped Channel Router
|
謝宜玲
李慧群
|
陳美麗
謝財明
|
中原大學
資訊工程所
|
入選
|
A34
|
7. Chip Placement for Multiple Project
Wafer
|
楊士賢
王聖龍
|
張耀文
|
台灣大學
電子所
|
入選
|
A36
|
7. Chip Placement for Multiple Project
Wafer
|
劉又瑄
黃韻年
陳昱翰
|
張耀文
|
台灣大學
電機工程系
|
入選
|
A37
|
7. Chip Placement for Multiple Project
Wafer
|
張家銘
蘇進泓
林志遠
吳韻如
|
黃世旭
謝財明
|
中原大學
電子工程/資訊工程系
|
入選
|
A42
|
1. Rectilinear Polygon Resizing
|
廖光萬
|
林榮彬
|
元智大學
資工系
|
入選
|
參賽編號
|
題目
|
參賽學生
|
指導老師
|
學校系所
|
評審結果
|
B20
|
An Integrated Timing-Driven Partitioning,
Floorplaning and Placement System
|
紀俊呈
黃文貞
馮濬明
|
陳美麗
|
中原大學
資訊工程所
|
特優
|
B13
|
A Multilevel Multi-Layer Routing System
|
林世平
|
張耀文
莊仁輝
|
交通大學
資訊科學系
|
優等
|
B9
|
Automatic Decomposition and Resynthesis
of Speed-Independent Circuits
|
陳仁德
|
周哲民
|
成功大學
電機工程所
|
佳作
|
B19
|
Automated Design of Memory BIST
|
陳英豪
王柏力
林靜國
|
王維倫
|
正修技術學院
電子工程系
|
佳作
|
B6
|
A Simulator for Evaluating Redundancy
Analysis Algorithms of Repairable Embedded Memories
|
李進福
黃睿夫
葉人傑
|
吳誠文
|
清華大學
電機所
|
入選
|
B7
|
FIR濾波器之VHDL程式產生器
|
林纘芳
陳信宏
|
姚嘉瑜
|
華梵大學
機電所
|
入選
|
B15
|
Test Scheduling for Core-Based
System-on-Chip Design
|
洪忻煒
|
李昆忠
|
成功大學
電機所
|
入選
|
B21
|
Low Power Driven Standard-Cell
Placement Base on a Multilevel Force-Directed Algorithm
|
黃昱雄
|
陳美麗
|
中原大學
資訊工程所
|
入選
|
B22
|
可以提昇電路效能之非零時序差異時鐘樹的設計自動化系統
|
王主料
林鈺惠
|
黃世旭
|
中原大學
電子所
|
入選
|